主機(jī) | 81104A |
輸出通道 | 81105A |
定時1 | |
頻率范圍 | 1mHz-80MHz |
50Ω源2 | 50MHz典型值 |
數(shù)頻率 | 160Mbit/s |
定時 | 3.5字 |
分辯率 | 情況為5ps |
帶PLL的精度(不帶時) | 0.01%(5%)3 |
帶PLL的抖動RMS(不帶時) | 0.001%+15ps (0.01%+15ps)3 |
寬度范圍 | 6.25ns至(周期-6.25ns) |
精度 | ±5%±250ps |
時滯 | N/A |
延遲 | |
外輸入至輸出 | 27ns固定值 |
外輸入至觸發(fā)輸出 | 12ns固定值 |
附加變量延遲范圍 | 0ns至(周期-12.5ns) |
精度4 | ±5%±0.5ns |
雙脈沖延遲范圍 | (寬度+6.25ns)至(周期-寬度-6.25ns) |
躍變時間 | 3ns至200ms |
范圍(10/90) | 可變 |
在1kΩ源阻抗 | 5ns典型值 |
電平/脈沖性能5 | |
幅度 | |
50Ω在50Ω上 | 100mVpp-10.0Vpp |
1kΩ在50Ω上 | 200m Vpp-20.0Vpp |
電平窗 | -10.0V~+10.0V |
精度 | |
50Ω在50Ω上 | ±(3%+75mV) |
1K Ω在50Ω上 | ±(5%+150mV)6 |
輸出連接器 | BNC單端 |
源阻抗精度 | 可選50Ω或1kΩ,±1%,典型值 |
外電壓 | ±24V |
短路電流 | ±400mA(通道增加時加倍) |
動態(tài)串?dāng)_ | <0.1%典型值10mV |
模式/數(shù)據(jù)能力 | 16Kbit/通道和選通輸出 |
序列 | N/A |
格式 | RZ,NRZ,DNRZ |
脈沖列 | 單或雙脈沖脈沖數(shù)2-65536 |
觸發(fā)方式 | 連續(xù)觸發(fā)(外,內(nèi),手動) |
門控(外,內(nèi),手動) | |
外寬度 | |
輸入 | PLL基準(zhǔn)輸入,時鐘輸入,外輸入 |
負(fù)載補(bǔ)償 | 可送入實際負(fù)載值以顯示實際輸出 |
其它輸出 | 觸發(fā)輸出, |
極限 | 可編程的高和低電平,以保護(hù)被測設(shè)備 |
通道增添 | 模擬 |
1 以連續(xù)工作和50Ω源阻抗在躍變的50%幅度處測量 | |
模擬通道增添 | 81104A,帶兩個輸出模塊 |
幅度 |
|
源阻抗 | 可選50Ω或1kΩ |
電平窗50Ω在50Ω上 | -20.0V至20.0V |
頻率50Ω通道 | 60MHz典型值 |
最小躍變50Ω通道 | 2.5ns典型值(單通道), |